(19)国家知识产权局
(12)实用新型专利
(10)授权公告 号
(45)授权公告日
(21)申请 号 202222327727.3
(22)申请日 2022.08.31
(73)专利权人 思特威 (上海) 电子科技股份有限
公司
地址 200120 上海市浦东 新区自由贸易试
验区祥科路1 11号3号楼6楼612室
(72)发明人 聂瑞 汤黎明
(74)专利代理 机构 深圳中一联合知识产权代理
有限公司 4 4414
专利代理师 欧国聪
(51)Int.Cl.
H03K 5/24(2006.01)
H04N 5/225(2006.01)
(ESM)同样的发明创造已同日申请发明 专利
(54)实用新型名称
数字信号处 理电路和成像装置
(57)摘要
本申请涉及电子电路技术领域, 公开了一种
数字信号处理电路和成像装置, 数字信号处理电
路包括: 比较电路, 用于对所述第一差分信号和
所述第二差分信号进行比较以输出第一比较信
号和第二比较信号; 用于获取所述第一比较信号
的上升沿得到第一处理信号, 获取所述第二比较
信号的上升沿得到第二处理信号, 并对所述第一
处理信号和所述第二处理信号进行逻辑运算得
到输出信号。 比如可以对上升沿相位相差180 °的
两个比较信号进行信号提取并进行逻辑运算可
以得到符合需要占空比的输出信号, 解决了输出
占空比发生偏移的问题。
权利要求书2页 说明书7页 附图3页
CN 218006222 U
2022.12.09
CN 218006222 U
1.一种数字信号处 理电路, 其特 征在于, 包括:
比较电路, 所述比较电路的第 一输入端和第 二输入端分别接入第 一差分信号和第 二差
分信号, 用于对所述第一差 分信号和所述第二差分信号进 行比较以输出第一比较信号和 第
二比较信号;
占空比恢复电路, 所述占空比恢 复电路的第 一输入端和第 二输入端分别接入所述第 一
比较信号和所述第二比较信号, 用于获取所述第一比较信号的上升沿得到第一处理信号,
获取所述第二比较信号的上升沿得到第二处理信号, 并对所述第一处理信号和所述第二处
理信号进行逻辑 运算得到输出信号。
2.如权利要求1所述的数字信号处 理电路, 其特 征在于, 所述占空比恢复电路包括:
触发器模块, 包括第一触发器模块和第二触发器模块, 所述第一触发器模块和所述第
二触发器模块分别接入所述第一比较信号和所述第二比较信号, 以分别对 所述第一比较信
号和所述第二比较信号进行处 理获取所述第一处 理信号和所述第二处 理信号;
逻辑门模块, 所述逻辑门模块的输入端与 所述第一触发器模块和所述第 二触发器模块
分别连接, 用于将所述第一处理信号和所述第二处理信号进行逻辑运算得到所述输出信
号。
3.如权利要求2所述的数字信号处理电路, 其特征在于, 所述第 一触发器模块和所述第
二触发器模块均包括D触发器, 其中:
所述D触发器的输入端和第 一输出端短接, 所述D触发器的时钟信号端与 所述第一比较
信号或所述第二比较信号连接, 所述D触发器的第二输出端与所述逻辑 门模块的输入端连
接。
4.如权利要求3所述的数字信号处理电路, 其特征在于, 所述逻辑门模块包括异或 门电
路, 用于将所述第一处 理信号和所述第二处 理信号进行异或运 算得到所述输出信号。
5.如权利要求4所述的数字信号处理电路, 其特征在于, 所述异或门电路包括依次串联
连接的同或门和反相器。
6.如权利要求2所述的数字信号处理电路, 其特征在于, 所述占空比恢 复电路包括还包
括:
缓冲模块, 所述缓冲模块连接于所述比较电路和所述触发器模块之间, 用于缓冲处理
所述第一比较信号或所述第二比较信号。
7.如权利要求6所述的数字信号处理电路, 其特征在于, 所述缓冲模块包括两个串联连
接的反相器。
8.如权利要求1所述的数字信号处 理电路, 其特 征在于, 所述比较电路包括:
第一使能晶体管和第 二使能晶体管, 所述第 一使能晶体管的第 一端和所述第 二使能晶
体管的第一端共接高电平电压信号, 所述第一使能晶体管的控制端和所述第二使能晶体管
的控制端共接使能信号;
第一反相结构和第 二反相结构, 所述第 一反相结构的第 一端和所述第 二反相结构的第
二端分别与所述第一使能晶体管的第二端和所述第二使能晶体管的第二端连接, 所述第一
反相结构的控制端和所述第二反相结构的控制端分别接入所述第一差分信号和所述第二
差分信号, 所述第一反相结构的输出端和所述第二反相结构的输出端分别输出所述第二比
较信号和所述第一比较信号;权 利 要 求 书 1/2 页
2
CN 218006222 U
2第一尾电流晶体管和第 二尾电流晶体管, 所述第 一尾电流晶体管的第 一端和所述第 二
尾电流晶体管 的第一端分别与所述第一反相结构的第二端和所述第二反相结构的第二端
连接, 所述第一尾电流晶体管的控制端和所述第二尾电流晶体管的控制端分别与所述第二
反相结构的输出端和所述第一反相结构的输出端连接, 所述第一尾电流晶体管的第二端和
所述第二尾电流晶体管的第二端共接 接地信号。
9.如权利要求8所述的数字信号处理电路, 其特征在于, 所述第 一反相结构和所述第 二
反相结构均包括 一对类型不同的共栅晶体管, 其中:
所述第一反相结构包括第 一反相晶体管和第 二反相晶体管, 所述第 一反相晶体管的控
制端和所述第二反相晶体管的控制端共接所述第一差分信号, 所述第一反相晶体管的第二
端和所述第二反相晶体管的第一端共接且输出所述第二比较信号, 所述第一反相晶体管的
第一端和所述第二反相晶体管的第二端分别连接所述第一使能晶体管的第二端和所述第
一尾电流晶体管的第一端;
所述第二反相结构包括第 三反相晶体管和第四反相晶体管, 所述第 三反相晶体管的控
制端和所述第四反相晶体管的控制端共接所述第二差分信号, 所述第三反相晶体管的第二
端和所述第四反相晶体管的第一端共接且输出所述第一比较信号, 所述第三反相晶体管的
第一端和所述第四反相晶体管的第二端分别连接所述第二使能晶体管的第二端和所述第
二尾电流晶体管的第一端。
10.如权利要求1至9任一项所述的数字信号处理电路, 其特征在于, 所述数字信号处理
电路还包括:
预放大电路, 所述预放大电路的第 一输出端和第 二输出端分别与所述比较电路的第 一
输入端和 第二输入端连接, 用于接收第一传输信号和 第二传输信号并放大 处理为所述第一
差分信号和所述第二差分信号。
11.如权利要求10所述的数字信号处 理电路, 其特 征在于, 所述预放大电路包括:
第一偏置晶体管和第 二偏置晶体管, 所述第 一偏置晶体管和所述偏置晶体管依次串联
连接, 所述第一偏置晶体管 的第一端接入高电平电压信号, 所述第一偏置晶体管 的第二端
与所述第二偏置晶体管的第一端连接, 所述第一偏置晶体管的控制端和所述第二偏置晶体
管的控制端均接入偏置电压信号;
第一共源晶体管和第 二共源晶体管, 所述第 一共源晶体管的第 一端和所述第 二共源晶
体管的第一端共接于所述第二偏置晶体管的第二端, 所述第一共源晶体管的控制端和所述
第二共源晶体管的控制端分别接入所述第一传输信号和所述第二传输信号, 所述第一共源
晶体管的第二端和所述第二共源晶体管的第二端分别连接所述比较电路的第一输入端和
第二输入端;
第一电阻串和第二电阻串, 所述第 一电阻串的第 一端和所述第 二电阻串的第 一端分别
接入所述第一共源晶体管的第二端和 第二共源晶体管的第二端, 所述第一电阻串的第二端
和所述第二电阻串的第二端共接 接地信号。
12.一种成像装置, 包括图像传感器和图像处理器, 其特征在于, 所述图像处理器包括
如权利要求 1‑11任一项 所述的数字信号处理电路, 用于接收并处理由图像传感器传输的图
像信号。权 利 要 求 书 2/2 页
3
CN 218006222 U
3
专利 数字信号处理电路和成像装置
文档预览
中文文档
13 页
50 下载
1000 浏览
0 评论
309 收藏
3.0分
温馨提示:本文档共13页,可预览 3 页,如浏览全部内容或当前文档出现乱码,可开通会员下载原始文档
本文档由 人生无常 于 2024-03-19 05:33:30上传分享